一、主流EDA工具
Cadence Design Systems - COMPOSER:
中小规模ASIC及MCU逻辑设计核心工具
- Virtuoso Layout:高效版图设计软件,支持分层覆盖显示模式
- Preview:布局布线自动化工具
- Dracula:版图验证工具
Synopsys - Custom Compiler:
逻辑综合工具
- Virtuoso:集成版图设计、仿真及验证平台
- Analog Artist:模拟电路设计工具
- SPICE仿真工具:如SPICEnet、HSPICE等
Mentor Graphics - Kicad:
开源EDA工具,支持原理图、PCB设计及仿真
- PADS:专业PCB布局布线软件
二、其他常用工具
Altium Designer:全流程设计工具,涵盖原理图、PCB及封装设计
Analog Designer:模拟电路设计与仿真平台
Workbench:国产EDA工具,支持综合、版图设计及验证
SE (Synopsys EDA):包含逻辑综合、版图设计等模块
三、设计流程补充说明
设计流程框架 通常包括:RTL设计(如Verilog)、逻辑综合、时序分析、版图设计、物理验证(如DRC/LVS)等环节,需使用上述工具协同完成。
选择建议
- 中小规模设计: 优先考虑Cadence COMPOSER + Virtuoso或Synopsys Custom Compiler流程 - 大规模设计
- 国产替代:如AMBIT、熊猫等工具可替代部分功能
以上工具均支持从功能验证到物理实现的完整流程,具体选型需根据项目规模、预算及团队技术栈决定。